返回顶部
首页 > 资讯 > 服务器 >FPGA时序分析与约束(5)——时序路径
  • 172
分享到

FPGA时序分析与约束(5)——时序路径

fpga开发fpga时序分析时序约束 2023-09-26 12:09:24 172人浏览 独家记忆
摘要

一、前言         在之前的文章中我们分别介绍了组合电路的时序,时序电路的时序和时钟的时序问题,我们也对于时序分析,时序约束和时序收敛几个基本概念进行了区分,在这篇文章中,我们将介绍时序约束相关的最后一部分基本概念,带领大家了解什么是

一、前言

        在之前的文章中我们分别介绍了组合电路的时序,时序电路的时序和时钟的时序问题,我们也对于时序分析,时序约束和时序收敛几个基本概念进行了区分,在这篇文章中,我们将介绍时序约束相关的最后一部分基本概念,带领大家了解什么是时序路径。

二、常用术语

        时序分析中的常用术语:

  • 源时钟(Source Clock/Launch Clock,也称为发起时钟)
  • 目的时钟(Destination Clock/Capture Clock,也称为捕获时钟)
  • 发起沿(launch edge,源时钟产生数据的有效时钟沿)
  • 捕获沿(capture edge,目的时钟捕获数据的有效时钟沿)
  • 发起沿通常在0ns,捕获沿通常在下一个发起沿,发起沿和捕获沿通常相差一个时钟周期。

 三、时序路径

1、一条普通时序路径的三要素

1.1 源时钟路径

        从源时钟的源节点(通常是FPGA的时钟输入引脚)到源寄存器的时钟端口的路径。当时序路径的起点是FPGA输入端口时,该时序路径是没有源时钟路径的。

1.2 数据路径

        从时序路径的起点到时序路径的终点之间的数据传播路径。时序路径的起点可以是源寄存器的时钟端口或FPGA的输入端口,时序路径的终点可以是目的寄存器的输入端口或FPGA的输出端口。

1.3 目的时钟路径        

        从目的时钟的源节点(通常是FPGA的时钟输入引脚)到目的寄存器的时钟端口的路径。当时序路径的终点是FPGA的输出端口时,该时序路径是没有目的时钟路径的。

2、FPGA中常见的4种时序路径

         一般来说,FPGA中的时序路径可以分化成4种不同的类型

(1)第一类时序路径(红色):从device A的时钟到FPGA的第一级寄存器的输入端口。
(2)第二类时序路径(蓝色):两个同步元件之间的路径(rega到regb)
(3)第三类时序路径(黄色):最后一级寄存器到device B数据端口的路径
(4)第四类时序路径(绿色):端口到端口的路径(dinb到dinb)

2.1 引脚到寄存器(从FPGA的输入端口到目的寄存器的数据输入端口)

  • 数据由Board clock发起并在FPGA外部产生;
  • 数据经过Input Delay的延迟后到达FPGA的输入端口;
  • 数据经过FPGA的Internal Delay后到达由目的时钟驱动的目的寄存器
  • 这种路径是没有源时钟路径的,用户需要约束Input Delay和时钟来告知时序引擎必要信息,时序引擎才能正确的分析这种路径。

2.2 寄存器到引脚(从源寄存器的时钟端口到目的寄存器的数据输入端口)

  • 数据由源时钟发起并在FPGA内部产生;
  • 数据经过Data Path Delay后到达由目的时钟驱动的目的寄存器;
  • 这种时序路径是最常见的,用户需要约束源时钟和目的时钟告知时序引擎必要的信息,时序引擎才能正确的分析这种时序路径。

2.3 寄存器到寄存器(从源寄存器的时钟端口到FPGA的输出端口) 

  • 数据由源时钟发起并在FPGA内部产生;
  • 数据经过Internal Delay后到达输出端口;
  • 数据经过Output Delay后被Board Clock捕获到;
  • 这种路径是没有目的时钟路径的,用户需要约束Output Delay和时钟来告知时序引擎必要信息,时序引擎才能正确的分析这种路径。

2.4 引脚到引脚(从FPGA的输入端口到FPGA的输出端口)

  • 数据横穿FPGA,没有经过任何触发器,这种路径也叫in-to-out path,约束输入和输出延时的参考时钟可以使用虚拟时钟。
  • 这种路径中只有数据路径,用户需要约束Input Delay和Output Delay,告知时序引擎必要的信息,时序引擎才能正确的分析这种时序路径。

四、总结

        在本文中,我们主要介绍了时序分析过程中时序路径的基本概念,分别介绍了FPGA中常见的4种时序路径:(1)引脚到寄存器(从FPGA的输入端口到目的寄存器的数据输入端口)(2)寄存器到引脚(从源寄存器的时钟端口到目的寄存器的数据输入端口)(3)寄存器到寄存器(从源寄存器的时钟端口到FPGA的输出端口) (4)引脚到引脚(从FPGA的输入端口到FPGA的输出端口)。这部分的内容是我们进行后续时序分析及时序约束的重要基础。

来源地址:https://blog.csdn.net/apple_53311083/article/details/132641522

--结束END--

本文标题: FPGA时序分析与约束(5)——时序路径

本文链接: https://lsjlt.com/news/418491.html(转载时请注明来源链接)

有问题或投稿请发送至: 邮箱/279061341@qq.com    QQ/279061341

猜你喜欢
  • FPGA时序分析与约束(5)——时序路径
    一、前言         在之前的文章中我们分别介绍了组合电路的时序,时序电路的时序和时钟的时序问题,我们也对于时序分析,时序约束和时序收敛几个基本概念进行了区分,在这篇文章中,我们将介绍时序约束相关的最后一部分基本概念,带领大家了解什么是...
    99+
    2023-09-26
    fpga开发 fpga 时序分析 时序约束
  • Python与AI分析时间序列数据
    目录简介序列分析或时间序列分析的基本概念安装实用软件包PandashmmlearnPyStructCVXOPTPandas:处理,切片和从时间序列数据中提取统计数据示例处理时间序列数...
    99+
    2024-04-02
  • 怎么用Python与AI分析时间序列数据
    这篇文章主要讲解了“怎么用Python与AI分析时间序列数据”,文中的讲解内容简单清晰,易于学习与理解,下面请大家跟着小编的思路慢慢深入,一起来研究和学习“怎么用Python与AI分析时间序列数据”吧!简介时间序列数据表示一系列特定时间内的...
    99+
    2023-06-30
  • 如何在Java应用程序中实时更新路径?
    在Java应用程序中,实时更新路径是一项非常有用的功能。这样的功能可以在运行时更新文件路径,而无需重新编译和部署应用程序。在本文中,我们将讨论如何在Java应用程序中实时更新路径,并提供一些演示代码。 为什么需要实时更新路径? 在Java应...
    99+
    2023-06-27
    path http 实时
  • python数据分析之产品销量时序分析与商品关联分析
    这是我们之前的课后作业,根据自己的想法对这个数据进行分析,只要求写出五个点出来就可以了,因此我就对这些数据进行了分析一番。涉及的python知识点还是挺多的,包括了python连接数据库,SQL提取数...
    99+
    2023-09-13
    数据分析 大数据 mysql python 数据库
  • R语言中时间序列分析浅析
    时间序列是将统一统计值按照时间发生的先后顺序来进行排列,时间序列分析的主要目的是根据已有数据对未来进行预测。 一个稳定的时间序列中常常包含两个部分,那么就是:有规律的时间序列+噪声。...
    99+
    2024-04-02
  • 打包FlaskAdmin程序时关于static路径问题的解决
    1、pyinstaller的使用 网上资料多,此处省略 2、打包时报错 1、可能有些包没有安装(跑跑程序不缺库就行) 2、有些包pyinstaller找不到? 打包时手动添加 --...
    99+
    2024-04-02
  • python数据分析之时间序列分析详情
    目录前言时间序列的相关检验白噪声检验平稳性检验自相关和偏相关分析移动平均算法简单移动平均法简单指数平滑法霍尔特(Holt)线性趋势法Holt-Winters季节性预测模型ARIMA模...
    99+
    2024-04-02
  • 一、Python时间序列小波分析——实例分析
    小波分析是在Fourier分析基础上发展起来的一种新的时频局部化分析方法。小波分析的基本思想是用一簇小波函数系来表示或逼近某一信号或函数。 小波分析原理涉及到傅里叶变换,并有多种小波变换,有点点小复杂...
    99+
    2023-09-03
    python matlab 开发语言 傅立叶分析
  • mocha中时序规则的示例分析
    这篇文章主要为大家展示了“mocha中时序规则的示例分析”,内容简而易懂,条理清晰,希望能够帮助大家解决疑惑,下面让小编带领大家一起研究并学习一下“mocha中时序规则的示例分析”这篇文章吧。describ...
    99+
    2024-04-02
  • Python的Pandas时序数据实例分析
    这篇文章主要讲解了“Python的Pandas时序数据实例分析”,文中的讲解内容简单清晰,易于学习与理解,下面请大家跟着小编的思路慢慢深入,一起来研究和学习“Python的Pandas时序数据实例分析”吧!Pandas时序数据前言 在数据分...
    99+
    2023-06-29
  • 如何使用Java编写实时更新HTTP路径的程序?
    Java 是一种广泛使用的编程语言,适用于各种应用程序的开发。在本文中,我们将探讨如何使用 Java 编写实时更新 HTTP 路径的程序。我们将介绍如何使用 Java 中的 URL 类和 HttpURLConnection 类来实现这个功能...
    99+
    2023-06-28
    path http 实时
  • python模块中搜索路径和顺序的示例分析
    这篇文章主要介绍python模块中搜索路径和顺序的示例分析,文中介绍的非常详细,具有一定的参考价值,感兴趣的小伙伴们一定要看完!python可以做什么Python是一种编程语言,内置了许多有效的工具,Python几乎无所不能,该语言通俗易懂...
    99+
    2023-06-14
  • Pandas 时间序列分析中的resample函数
    Pandas 中的resample函数用于各种频率的转换工作。 resample的参数如下: 参数描述freq转换频率axis=0重采样的轴closed=None在降采样中,设置各时...
    99+
    2024-04-02
  • PHP响应路径日志的新方法:实时监控和分析。
    PHP响应路径日志的新方法:实时监控和分析 随着互联网的发展,越来越多的人开始关注网站的性能和安全。其中一个重要的方面就是对网站的响应路径进行监控和分析。在过去,很多人使用文件日志的方式来记录响应路径,但这种方式存在诸多问题。随着技术的发展...
    99+
    2023-08-03
    响应 path 日志
  • Node.js 路由与缓存:改善应用程序响应时间
    路由优化 使用快速路由器: Express 或 Fastify 等快速路由器可以处理大量并发的 HTTP 请求,从而减少响应时间。 减少层叠的路由:避免在路由中使用过多的嵌套,因为这会增加查找特定路由所需的时间。 使用路由组:将相关的路...
    99+
    2024-04-02
  • Python时间序列分析--ARIMA模型实战案例
    Python时间序列分析–ARIMA模型实战案例,利用ARIMA模型对时间序列进行分析的经典案例(详细代码) **本文将介绍使用Python来完成时间序列分析ARIMA模型的完整步骤与流程,绘制时序图...
    99+
    2023-09-10
    python 机器学习 人工智能
  • 阿里云时序数据库硬件性能分析
    本文将对阿里云时序数据库的硬件性能进行详细的分析和介绍。时序数据库是一种专门用于处理时间序列数据的数据库系统,广泛应用于物联网、金融交易等领域。阿里云时序数据库作为一款功能强大的时序数据库产品,其硬件性能备受关注。通过本文,我们将深入了解...
    99+
    2024-01-16
    时序 阿里 性能
  • r语言中怎么执行时间序列分析
    在R语言中,进行时间序列分析通常使用ts对象和forecast包。以下是一个简单的时间序列分析流程: 1、加载数据:首先要加载你的时...
    99+
    2024-04-09
    r语言
  • 【运筹优化】带时间窗约束的车辆路径规划问题(VRPTW)详解 + Python 调用 Gurobi 建模求解
    文章目录 一、概述1.1 VRP 问题1.2 CVRP 问题1.3 VRPTW 问题 二、VRPTW 的一般模型三、Python 调用 Gurobi 建模求解3.1 Solomn 数据集3...
    99+
    2023-09-04
    算法 人工智能 VRPTW 车辆路径规划 Python
软考高级职称资格查询
编程网,编程工程师的家园,是目前国内优秀的开源技术社区之一,形成了由开源软件库、代码分享、资讯、协作翻译、讨论区和博客等几大频道内容,为IT开发者提供了一个发现、使用、并交流开源技术的平台。
  • 官方手机版

  • 微信公众号

  • 商务合作